Zum Inhalt springen

Mitarbeiterdetails

Mitarbeiterdetails

SS 2019
LV-Nummer Lehrveranstaltung Typ SWS ECTS-Credits
M-ISCD-2.04 Digital Design with HDL ILV 5,0 7,0
M-ISCD-2.05 IC Design and Implementation Gruppe A PT 4,0 5,0
M-ISCD-2.05 IC Design and Implementation Gruppe B PT 4,0 5,0
M-ISCD-4.01 Master Thesis MT 0,0 24,0
M-ISCD-4.02 Master Thesis - Seminar ILV 4,0 6,0
M-ISCD-2.02 System Modeling and Verification - Digital ILV 3,0 4,0
LV-Nummer Lehrveranstaltung Typ SWS ECTS-Credits
M2.00000.40.061 Master Thesis MT 0,0 25,0
M2.00000.40.071 Master Thesis - Seminar SE 2,0 2,0
Vertiefung: Embedded Systems Typ SWS ECTS-Credits
M2.05280.22.231 Filter Design Gruppe A ILV 2,0 2,0
M2.05280.22.231 Filter Design Gruppe B ILV 2,0 2,0
M2.05282.22.881 Peripheral Interfacing ILV 1,0 3,0
LV-Nummer Lehrveranstaltung Typ SWS ECTS-Credits
B2.05270.42.170 Projekt 1 SE - Gruppe I PT 3,0 5,0
B2.05270.42.170 Projekt 1 SE - Gruppe II PT 3,0 5,0
WS 2018
LV-Nummer Lehrveranstaltung Typ SWS ECTS-Credits
M2.05280.11.941 Signal Analysis Lab Gruppe A ILV 2,5 3,0
M2.05280.11.941 Signal Analysis Lab Gruppe B ILV 2,5 3,0
Vertiefung: Embedded Systems Typ SWS ECTS-Credits
M2.05280.32.601 Advanced Communication Systems ILV 2,0 3,0
M2.05280.32.231 Digital Design ILV 2,0 3,0
M2.05282.31.531 Embedded Software Systems ILV 1,0 2,0
M2.05280.32.591 Wireless Communication Principles ILV 3,0 4,0
Vertiefung: Remote Systems Typ SWS ECTS-Credits
M2.05280.32.601 Advanced Communication Systems ILV 2,0 3,0
M2.05280.32.231 Digital Design ILV 2,0 3,0
M2.05280.32.591 Wireless Communication Principles ILV 3,0 4,0
LV-Nummer Lehrveranstaltung Typ SWS ECTS-Credits
B2.05270.10.090 Systems Engineering Grundlagen ILV 5,0 6,0
Vertiefung: Elektronik Typ SWS ECTS-Credits
B2.05270.31.150 Digitale Schaltungen ILV 2,0 2,0
B2.05273.42.250 Entwurf Digitaler Systeme ILV 2,0 2,0
LV-Nummer Lehrveranstaltung Typ SWS ECTS-Credits
B2.05270.51.190 Projekt 2 SE PT 5,0 9,0
B2.05270.10.090 Systems Engineering Grundlagen ILV 5,0 6,0
Vertiefung: Elektronik Typ SWS ECTS-Credits
B2.05270.31.150 Digitale Schaltungen ILV 2,0 2,0
B2.05273.42.250 Entwurf Digitaler Systeme ILV 2,0 2,0
Titel Autor Jahr
A 65 nm CMOS 10Gb/s 4-PAM Pre-Emphasis Serial Link Transmitter Umair IMTIAZ 2018
Development of behavioral models for verification of complex mixed signal designs Bhagyashree DHUMALE 2018
FPGA Implementation of a DAQ Control System For a Miniaturized Fourier Transform Spectrometer Nabil BEKHOUCHE 2018
Test System for Characterization of ADCs implemented in High-Current Voltage Domains Semen TEROKHIN 2018
Software as a product in embedded environments Ákos BÁLINT 2017
Robust supply concepts for integrated SMART High Side Switches in automotive applications Sascha Piroutz 2016
Wireless Interface for CO2 Sensor Nikhil LADDHA 2016
Concept development for high-SPL silicon microphone applications including an overall simulation platform in Matlab/Simulink Bernd Cettl 2014
Development of a HiL System Verification Method for Smart Power Applications Astrid Della Mea 2013
GMR sensor system for instrumental applications Martin Lexa 2012
Development of a scalable and portable Real Time Operating System Markus Kandler 2011
Implementation of a "Micro-Blaze" soft-core in a FPGA by using an existing hardware board Christoph Mayer 2011
Characterization and Modeling of snapback ESD protections in Automotive technologies Naveen ANNAM 2010
Design and Implementation of Reconfigurable Decimation Filters with FPGA Ievgeniia Maksymova 2010
A Mismatch Shaping Logic for a Giga-Rate Multi-Bit Continuous-Time DS ADC in 65nm CMOS Roland Felderer 2009
DESIGN OF A RECONFIGURABLE GAIN LOW NOISE AMPLIFIER FOR MULTISTANDARD RECEIVERS Saliha Dali 2009
USB 3.0- Investigation of Differences & New Features Suchendranath Popuri 2009
Benchmark of two RTL2GDS flows based on the macro DFEV (digital front end voice) Heinz Oberortner 2008
Crosstalk Effekte in 0,13µm Technologien Daniel Auer 2005
Rule Conversion for Rulesets from Design Rule Documents for various Layout Verification Tools Alexander Lipautz 2005
Design of a configurable speed optimized Radix 4 Hardware Divider Alexander De Vora 2002
Titel Autor Jahr
A 65 nm CMOS 10Gb/s 4-PAM Pre-Emphasis Serial Link Transmitter Umair IMTIAZ 2018
Development of behavioral models for verification of complex mixed signal designs Bhagyashree DHUMALE 2018
FPGA Implementation of a DAQ Control System For a Miniaturized Fourier Transform Spectrometer Nabil BEKHOUCHE 2018
Test System for Characterization of ADCs implemented in High-Current Voltage Domains Semen TEROKHIN 2018
Titel Autor Jahr
Software as a product in embedded environments Ákos BÁLINT 2017
Titel Autor Jahr
Robust supply concepts for integrated SMART High Side Switches in automotive applications Sascha Piroutz 2016
Wireless Interface for CO2 Sensor Nikhil LADDHA 2016
Titel Autor Jahr
Concept development for high-SPL silicon microphone applications including an overall simulation platform in Matlab/Simulink Bernd Cettl 2014
Titel Autor Jahr
Development of a HiL System Verification Method for Smart Power Applications Astrid Della Mea 2013
Titel Autor Jahr
GMR sensor system for instrumental applications Martin Lexa 2012
Development of a scalable and portable Real Time Operating System Markus Kandler 2011
Implementation of a "Micro-Blaze" soft-core in a FPGA by using an existing hardware board Christoph Mayer 2011
Characterization and Modeling of snapback ESD protections in Automotive technologies Naveen ANNAM 2010
Design and Implementation of Reconfigurable Decimation Filters with FPGA Ievgeniia Maksymova 2010
A Mismatch Shaping Logic for a Giga-Rate Multi-Bit Continuous-Time DS ADC in 65nm CMOS Roland Felderer 2009
DESIGN OF A RECONFIGURABLE GAIN LOW NOISE AMPLIFIER FOR MULTISTANDARD RECEIVERS Saliha Dali 2009
USB 3.0- Investigation of Differences & New Features Suchendranath Popuri 2009
Benchmark of two RTL2GDS flows based on the macro DFEV (digital front end voice) Heinz Oberortner 2008
Crosstalk Effekte in 0,13µm Technologien Daniel Auer 2005
Rule Conversion for Rulesets from Design Rule Documents for various Layout Verification Tools Alexander Lipautz 2005
Design of a configurable speed optimized Radix 4 Hardware Divider Alexander De Vora 2002
Titel Autor Jahr
Local Clock Multiplier in an advanced CMOS Technology
  • Jochen Preißegger
  • 2018
    Entwicklung und Design von Mikrocontrollern am FPGA
  • Thomas Daniel Michaela Moser
  • 2017
    Programmiersprachen zum Erstellen einer Webpage
  • Nadine Ramusch
  • 2017
    Schnittstellen des Nexys 4 DDR
  • Fabian Eduard Kohlweg
  • 2017
    Werkzeuge zur Darstellung von Messwerten auf einer Website
  • Markus Franz Thomasser
  • 2017
    Hardware-Drehzahlregelung für FPGA Motorboard
  • Andreas Legnar
  • 2016
    Ermittlung der Sendereichweite der Libelium Funk-Sensorknoten im 868 MHz-Band
  • Sebastian Domes
  • 2014
    Implementierung und Verifikation eines präzisen und kostengünstigen Jittermesssystems für magnetische Geschwindigkeitssensoren
  • Kevin Pluch
  • 2014
    Konzeptionierung eines präzisen und kostengünstigen Jittermesssystems für magnetische Geschwindigkeitssensoren
  • Kevin Pluch
  • 2014
    Implementation of FFT/IFFT Processor on Low Cost Spartan-3A DSP FPGA
  • Stefan Martin Zupanc
  • 2012
    VISUS - A Video Controller for Field-Programmable Gate Arrays (FPGAs): Static Picture Generation
  • Markus Burian
  • 2012
    VISUS - Ein Video Controller für Field Programmable Gate Arrays (FPGA): dynamische Bildgenerierung
  • Thomas Hribar
  • 2012
    Web-based FPGA Spectrum Analyzer
  • Dietmar Scharfer
  • 2012
    A campus wide wireless sensor network
  • Andreas Heinz Peternel
  • 2011
    A campus wide wireless sensor network
  • Gabriel David Forstner
  • 2011
    A campus wide wireless sensor network
  • Martin Siegfried Sereinig
  • 2011
    Ansteuerung von Hochleistungs-LEDs in portablen Applikationen
  • Bernhard Santer
  • 2011
    Erläuterung, Auswirkungen und Verbesserung der elektromagnetischen Verträglichkeit an Hand eines spezifischen Beispiels aus dem Bachelorprojekt Cavelight
  • Bernd Filipitsch
  • 2011
    Evaluation Board for ASIC Development
  • Thomas Marktl
  • 2011
    Power LEDs in Mobilen Anwendungen
  • Melanie Findenig
  • 2011
    Temperaturverhalten von taktgenerierenden Schaltungen
  • Christoph Domes
  • 2011
    Development of an Evaluation Board for a Capacitive Sensor
  • Thomas Marktl
  • 2010
    Labor Board für die Verifikation eines Airbag Chips
  • Helmut Lagger
  • 2010
    Regler und deren Umsetzung mit LabView
  • Timon Scheld
  • 2010
    Datenverarbeitung mit LabVIEW
  • Stefan Poganitsch
  • 2009
    Sauerstoffsensoren
  • Michael Tschudnig
  • 2009
    Sicherheitsmaßnahmen für ein reibungsloses Training mit dem Hypoxie-Generator „Hypoxico“
  • Josef Rauter
  • 2009
    Hard- und Softwaredesign für das Projekt G.T.R.A.C.K
  • Christoph Pletzer
  • 2008
    Verwendung von drahtloser Kommunikation im Projekt G.T.R.A.C
  • Manfred Grundnig
  • 2008
    Development and FPGA implementation of a 1 bit digital to analog converter
  • Mario Harald Nussbaumer
  • 2007
    Graphic Data Compression with Programmable Logic
  • Wolfgang Beinhundner
  • 2007
    Implementation of an USB controller into a FPGA
  • Gerald Klatzer
  • 2007
    Universelles Modul zur Erzeugung differentieller Testsignale mit 16bit Auflösung
  • Mario Harald Nussbaumer
  • 2007
    Titel Autor Jahr
    Local Clock Multiplier in an advanced CMOS Technology
  • Jochen Preißegger
  • 2018
    Titel Autor Jahr
    Entwicklung und Design von Mikrocontrollern am FPGA
  • Thomas Daniel Michaela Moser
  • 2017
    Programmiersprachen zum Erstellen einer Webpage
  • Nadine Ramusch
  • 2017
    Schnittstellen des Nexys 4 DDR
  • Fabian Eduard Kohlweg
  • 2017
    Werkzeuge zur Darstellung von Messwerten auf einer Website
  • Markus Franz Thomasser
  • 2017
    Titel Autor Jahr
    Hardware-Drehzahlregelung für FPGA Motorboard
  • Andreas Legnar
  • 2016
    Titel Autor Jahr
    Ermittlung der Sendereichweite der Libelium Funk-Sensorknoten im 868 MHz-Band
  • Sebastian Domes
  • 2014
    Implementierung und Verifikation eines präzisen und kostengünstigen Jittermesssystems für magnetische Geschwindigkeitssensoren
  • Kevin Pluch
  • 2014
    Konzeptionierung eines präzisen und kostengünstigen Jittermesssystems für magnetische Geschwindigkeitssensoren
  • Kevin Pluch
  • 2014
    Titel Autor Jahr
    Implementation of FFT/IFFT Processor on Low Cost Spartan-3A DSP FPGA
  • Stefan Martin Zupanc
  • 2012
    VISUS - A Video Controller for Field-Programmable Gate Arrays (FPGAs): Static Picture Generation
  • Markus Burian
  • 2012
    VISUS - Ein Video Controller für Field Programmable Gate Arrays (FPGA): dynamische Bildgenerierung
  • Thomas Hribar
  • 2012
    Web-based FPGA Spectrum Analyzer
  • Dietmar Scharfer
  • 2012
    Titel Autor Jahr
    A campus wide wireless sensor network
  • Andreas Heinz Peternel
  • 2011
    A campus wide wireless sensor network
  • Gabriel David Forstner
  • 2011
    A campus wide wireless sensor network
  • Martin Siegfried Sereinig
  • 2011
    Ansteuerung von Hochleistungs-LEDs in portablen Applikationen
  • Bernhard Santer
  • 2011
    Erläuterung, Auswirkungen und Verbesserung der elektromagnetischen Verträglichkeit an Hand eines spezifischen Beispiels aus dem Bachelorprojekt Cavelight
  • Bernd Filipitsch
  • 2011
    Evaluation Board for ASIC Development
  • Thomas Marktl
  • 2011
    Power LEDs in Mobilen Anwendungen
  • Melanie Findenig
  • 2011
    Temperaturverhalten von taktgenerierenden Schaltungen
  • Christoph Domes
  • 2011
    Development of an Evaluation Board for a Capacitive Sensor
  • Thomas Marktl
  • 2010
    Labor Board für die Verifikation eines Airbag Chips
  • Helmut Lagger
  • 2010
    Regler und deren Umsetzung mit LabView
  • Timon Scheld
  • 2010
    Datenverarbeitung mit LabVIEW
  • Stefan Poganitsch
  • 2009
    Sauerstoffsensoren
  • Michael Tschudnig
  • 2009
    Sicherheitsmaßnahmen für ein reibungsloses Training mit dem Hypoxie-Generator „Hypoxico“
  • Josef Rauter
  • 2009
    Hard- und Softwaredesign für das Projekt G.T.R.A.C.K
  • Christoph Pletzer
  • 2008
    Verwendung von drahtloser Kommunikation im Projekt G.T.R.A.C
  • Manfred Grundnig
  • 2008
    Development and FPGA implementation of a 1 bit digital to analog converter
  • Mario Harald Nussbaumer
  • 2007
    Graphic Data Compression with Programmable Logic
  • Wolfgang Beinhundner
  • 2007
    Implementation of an USB controller into a FPGA
  • Gerald Klatzer
  • 2007
    Universelles Modul zur Erzeugung differentieller Testsignale mit 16bit Auflösung
  • Mario Harald Nussbaumer
  • 2007
    Laufzeit April/2014 - September/2019
    Projektleitung
  • Johannes Sturm
  • Projektmitarbeiter/innen
  • Graciele Batistell
  • Ingmar Bihlo
  • Bernd Filipitsch
  • Vedran Ibrahimovic
  • Michael Köberle
  • Manfred Ley
  • Erwin Ofner
  • Suchendranath Popuri
  • Sahar Sarafi
  • Vedran SESIC
  • Hermann Sterner
  • Jagadish VAIBHAV
  • Angelika Voutsinas
  • Mario Wehr
  • Forschungsschwerpunkt Mikroelektronik
    Studiengang
  • Integrated Systems and Circuits Design
  • Forschungsprogramm BM.WFJ: Josef-Ressel-Zentrum
    Förderinstitution/Auftraggeber
  • Christian Doppler Forschungsgesellschaft
  • The research activities of the proposed Ressel Center at FH-Kärnten will focus on modeling and implementation of integrated radio-frequency (RF) systems and circuits based on standard integrated circuit CMOS technologies. The tasks include all necessary development steps from modeling, simulation, circuit implementation to lab characterization supporting future integrated wireless communication systems.

    Laufzeit Mai/2012 - November/2014
    Projektleitung
  • Hermann Sterner
  • Projektmitarbeiter/innen
  • Ingmar Bihlo
  • Matthias Haselberger
  • Manfred Ley
  • Forschungsschwerpunkt Hochfrequenztechnik
    Studiengang
  • Systems Engineering
  • Forschungsprogramm BRIDGE/14. Ausschreibung/FFG Projektnr. 834162
    Förderinstitution/Auftraggeber
  • FFG - Österreichische Forschungsförderungsgesellschaft
  • Es werden kostengünstige, „embedded“ Hardware- Komponenten entlang einer (Verkehrs-) Infrastruktur (z.B. Eisenbahngeleise) eingesetzt. Das sind Messsysteme wie z.B. Radsensoren, die das Herannahen von Zügen erkennen und dedizierte kleine Computer, im Folgenden kurz „LOw-POwer Nodes“ („LOPO-Nodes“) genannt, die die Sammlung und Verteilung der Messdaten durchführen. Die genannten Komponenten sind dadurch gekennzeichnet, dass sie im Feld nicht nur wenig Ressourcen (CPU, Speicher, Bandbreite) besitzen, sondern im Extremfall sogar zeitweise autark arbeiten. Die FH übernimmt hier die Aufgaben Power Awareness und Messungen. Dazu werden Bedrohungen und Fehlerszenarien definiert mittels Konzeption und Implementierung des Fault-Injectors für das Netzwerk. Weiteres werden Tests der Middleware am Single LOPO Node, als auch der verteilten Middleware im Cluster (verteilte Konsistenz) über Feldexperimente im funktechnischen Bereich durchgeführt.

    Laufzeit April/2014 - September/2019
    Projektleitung
  • Johannes Sturm
  • Projektmitarbeiter/innen
  • Graciele Batistell
  • Ingmar Bihlo
  • Bernd Filipitsch
  • Vedran Ibrahimovic
  • Michael Köberle
  • Manfred Ley
  • Erwin Ofner
  • Suchendranath Popuri
  • Sahar Sarafi
  • Vedran SESIC
  • Hermann Sterner
  • Jagadish VAIBHAV
  • Angelika Voutsinas
  • Mario Wehr
  • Forschungsschwerpunkt Mikroelektronik
    Studiengang
  • Integrated Systems and Circuits Design
  • Forschungsprogramm BM.WFJ: Josef-Ressel-Zentrum
    Förderinstitution/Auftraggeber
  • Christian Doppler Forschungsgesellschaft
  • The research activities of the proposed Ressel Center at FH-Kärnten will focus on modeling and implementation of integrated radio-frequency (RF) systems and circuits based on standard integrated circuit CMOS technologies. The tasks include all necessary development steps from modeling, simulation, circuit implementation to lab characterization supporting future integrated wireless communication systems.

    Laufzeit April/2014 - September/2019
    Projektleitung
  • Johannes Sturm
  • Projektmitarbeiter/innen
  • Graciele Batistell
  • Ingmar Bihlo
  • Bernd Filipitsch
  • Vedran Ibrahimovic
  • Michael Köberle
  • Manfred Ley
  • Erwin Ofner
  • Suchendranath Popuri
  • Sahar Sarafi
  • Vedran SESIC
  • Hermann Sterner
  • Jagadish VAIBHAV
  • Angelika Voutsinas
  • Mario Wehr
  • Forschungsschwerpunkt Mikroelektronik
    Studiengang
  • Integrated Systems and Circuits Design
  • Forschungsprogramm BM.WFJ: Josef-Ressel-Zentrum
    Förderinstitution/Auftraggeber
  • Christian Doppler Forschungsgesellschaft
  • The research activities of the proposed Ressel Center at FH-Kärnten will focus on modeling and implementation of integrated radio-frequency (RF) systems and circuits based on standard integrated circuit CMOS technologies. The tasks include all necessary development steps from modeling, simulation, circuit implementation to lab characterization supporting future integrated wireless communication systems.

    Laufzeit April/2014 - September/2019
    Projektleitung
  • Johannes Sturm
  • Projektmitarbeiter/innen
  • Graciele Batistell
  • Ingmar Bihlo
  • Bernd Filipitsch
  • Vedran Ibrahimovic
  • Michael Köberle
  • Manfred Ley
  • Erwin Ofner
  • Suchendranath Popuri
  • Sahar Sarafi
  • Vedran SESIC
  • Hermann Sterner
  • Jagadish VAIBHAV
  • Angelika Voutsinas
  • Mario Wehr
  • Forschungsschwerpunkt Mikroelektronik
    Studiengang
  • Integrated Systems and Circuits Design
  • Forschungsprogramm BM.WFJ: Josef-Ressel-Zentrum
    Förderinstitution/Auftraggeber
  • Christian Doppler Forschungsgesellschaft
  • The research activities of the proposed Ressel Center at FH-Kärnten will focus on modeling and implementation of integrated radio-frequency (RF) systems and circuits based on standard integrated circuit CMOS technologies. The tasks include all necessary development steps from modeling, simulation, circuit implementation to lab characterization supporting future integrated wireless communication systems.

    Laufzeit April/2014 - September/2019
    Projektleitung
  • Johannes Sturm
  • Projektmitarbeiter/innen
  • Graciele Batistell
  • Ingmar Bihlo
  • Bernd Filipitsch
  • Vedran Ibrahimovic
  • Michael Köberle
  • Manfred Ley
  • Erwin Ofner
  • Suchendranath Popuri
  • Sahar Sarafi
  • Vedran SESIC
  • Hermann Sterner
  • Jagadish VAIBHAV
  • Angelika Voutsinas
  • Mario Wehr
  • Forschungsschwerpunkt Mikroelektronik
    Studiengang
  • Integrated Systems and Circuits Design
  • Forschungsprogramm BM.WFJ: Josef-Ressel-Zentrum
    Förderinstitution/Auftraggeber
  • Christian Doppler Forschungsgesellschaft
  • The research activities of the proposed Ressel Center at FH-Kärnten will focus on modeling and implementation of integrated radio-frequency (RF) systems and circuits based on standard integrated circuit CMOS technologies. The tasks include all necessary development steps from modeling, simulation, circuit implementation to lab characterization supporting future integrated wireless communication systems.

    Laufzeit April/2014 - September/2019
    Projektleitung
  • Johannes Sturm
  • Projektmitarbeiter/innen
  • Graciele Batistell
  • Ingmar Bihlo
  • Bernd Filipitsch
  • Vedran Ibrahimovic
  • Michael Köberle
  • Manfred Ley
  • Erwin Ofner
  • Suchendranath Popuri
  • Sahar Sarafi
  • Vedran SESIC
  • Hermann Sterner
  • Jagadish VAIBHAV
  • Angelika Voutsinas
  • Mario Wehr
  • Forschungsschwerpunkt Mikroelektronik
    Studiengang
  • Integrated Systems and Circuits Design
  • Forschungsprogramm BM.WFJ: Josef-Ressel-Zentrum
    Förderinstitution/Auftraggeber
  • Christian Doppler Forschungsgesellschaft
  • The research activities of the proposed Ressel Center at FH-Kärnten will focus on modeling and implementation of integrated radio-frequency (RF) systems and circuits based on standard integrated circuit CMOS technologies. The tasks include all necessary development steps from modeling, simulation, circuit implementation to lab characterization supporting future integrated wireless communication systems.

    Laufzeit Mai/2012 - November/2014
    Projektleitung
  • Hermann Sterner
  • Projektmitarbeiter/innen
  • Ingmar Bihlo
  • Matthias Haselberger
  • Manfred Ley
  • Forschungsschwerpunkt Hochfrequenztechnik
    Studiengang
  • Systems Engineering
  • Forschungsprogramm BRIDGE/14. Ausschreibung/FFG Projektnr. 834162
    Förderinstitution/Auftraggeber
  • FFG - Österreichische Forschungsförderungsgesellschaft
  • Es werden kostengünstige, „embedded“ Hardware- Komponenten entlang einer (Verkehrs-) Infrastruktur (z.B. Eisenbahngeleise) eingesetzt. Das sind Messsysteme wie z.B. Radsensoren, die das Herannahen von Zügen erkennen und dedizierte kleine Computer, im Folgenden kurz „LOw-POwer Nodes“ („LOPO-Nodes“) genannt, die die Sammlung und Verteilung der Messdaten durchführen. Die genannten Komponenten sind dadurch gekennzeichnet, dass sie im Feld nicht nur wenig Ressourcen (CPU, Speicher, Bandbreite) besitzen, sondern im Extremfall sogar zeitweise autark arbeiten. Die FH übernimmt hier die Aufgaben Power Awareness und Messungen. Dazu werden Bedrohungen und Fehlerszenarien definiert mittels Konzeption und Implementierung des Fault-Injectors für das Netzwerk. Weiteres werden Tests der Middleware am Single LOPO Node, als auch der verteilten Middleware im Cluster (verteilte Konsistenz) über Feldexperimente im funktechnischen Bereich durchgeführt.

    Laufzeit April/2014 - September/2019
    Projektleitung
  • Johannes Sturm
  • Projektmitarbeiter/innen
  • Graciele Batistell
  • Ingmar Bihlo
  • Bernd Filipitsch
  • Vedran Ibrahimovic
  • Michael Köberle
  • Manfred Ley
  • Erwin Ofner
  • Suchendranath Popuri
  • Sahar Sarafi
  • Vedran SESIC
  • Hermann Sterner
  • Jagadish VAIBHAV
  • Angelika Voutsinas
  • Mario Wehr
  • Forschungsschwerpunkt Mikroelektronik
    Studiengang
  • Integrated Systems and Circuits Design
  • Forschungsprogramm BM.WFJ: Josef-Ressel-Zentrum
    Förderinstitution/Auftraggeber
  • Christian Doppler Forschungsgesellschaft
  • The research activities of the proposed Ressel Center at FH-Kärnten will focus on modeling and implementation of integrated radio-frequency (RF) systems and circuits based on standard integrated circuit CMOS technologies. The tasks include all necessary development steps from modeling, simulation, circuit implementation to lab characterization supporting future integrated wireless communication systems.

    Artikel in Zeitschriften
    Titel Autor Jahr
    Multirate filter design and implementation for mixed-signal ICs e&i Elektrotechnik und Informationstechnik, 132(6):262-268 Erwin Ofner , Vincent C. Zhang, Manfred Ley 2015
    Decrease of power consumption in digital non-recursive filters using unsigned arithmetic SCIENTIFIC AND TECHNICAL JOURNAL ELECTROTECHNIC AND COMPUTER SYSTEMS, 77(01):131-135 Kopytchuk M. B., Ley M., Melnychenko O. Iu. 2010
    VLSI COMMUNICATION INTERFACE FOR TIME-TRIGGERED REAL-TIME SYSTEMS e&i Elektrotechnik und Informationstechnik, (7/8-2002), S. 223-227 Ley, M., Grünbacher, H. 2002

    Konferenzbeiträge
    Titel Autor Jahr
    Concept and Implementation of a Low-Cost and Accurate Jitter Measurement Equipment for Magnetic Speed Sensors in: Austrochip 2014, Oct 2014, Graz, S. 17-22, IEEE Pluch Kevin, Ley M. 2014
    Rapid Prototyping FPGA Environment for Mixed Signal Design with Built-In Web-Interface in: IAENG (Hrsg.), IAENG International MultiConference of Engineers and Computer Scientists 2013, 12-15 Mar 2013, Hong Kong, S. 631-636 Ley, M., Scharfer, D.,Zupanc, S. 2013
    Digital Decimation Filter for 2.5 GHz Operation in Mobile Communication Systems in: FH Campus Wien (Hrsg.), 5. Forschungsforum der österreichischen Fachhochschulen 2011, 27-28 Apr 2011, FH Campus Wien, S. 240-243 Ley M., Melnychenko O. 2011
    Low-Power Decimation Filter for 2.5 GHz Operation in Standard-Cell Implementation in: IAENG (Hrsg.), IAENG International MultiConference of Engineers and Computer Scientists 2011, 13-16 Mar 2011, Hong Kong, S. 933-937 Ley, M., Melnychenko, O. 2011
    A 2.5 GHz CMOS Standard-Cell Decimation Filter for Mobile Communication in: MIPRO (Hrsg.), 34th International convention on Information and Communication Technology, Electronics and Microelectronics, 23-27 May 2011, Opatija, S. 124-129 Ley, M., Melnychenko, O. 2011
    Low-Power High-Speed Decimation Filter in 65 nm CMOS in: TU Graz (Hrsg.), Austrochip 2009, Oct 2009, Graz, S. 75-79 Melnychenko, O., Zaiets, S., Ley, M. 2009
    USB Audio Streaming System with FPGA, an Example of Project-Based Education in Microelectronics in: MIPRO 2007, 21-25 May 2007, Opatjia, S. 170-174 Ley, M., Klatzer, G., Nussbaumer, M. 2007
    High-Level Hardware Synthesis of Multi-Rate Filters in: Austrochip 2004, Oct 2004, Villach Castelli, M., Hradetzky, A., Ley, M. and Ofner, E. 2004
    A High Speed Radix-4 Hardware Divider for ASIC's in: GSPx 2004 Technical Conference, 2004, Orlando Florida De Vora, A., Ley, M., Carinthia Tech Institute, Grünbacher, H. 2004
    A HIGH-SPEED RADIX-4 HARDWARE DIVIDER FOR ASIC's in: ÖVE (Hrsg.), Informationstagung Mikroelektronik 2003, 01-02 Oct 2003, Wien, S. 163-168, ÖVE DeVora, A., Ley, M., Ofner, E. and H. Grünbacher, H. 2003
    Distributed Embedded Safety Critical Real-Time Systems, Design and Verification Aspects on the Example of the Time Triggered Architecture in: 39th International Conference on Microelektronics, Devices and Materials MIDEM03, 2003, Slovenia Ley M., Madritsch C. 2003
    Distributed Embedded Safety Critical Real-Time Systems, Design and Verification Aspects on the Example of the Time Triggered Architecture in: MIDEM 2003, 01-03 Oct 2003, Ptuj/Slovenia, S. 51-62 Ley, M., Madritsch, C. 2003
    A High Speed Radix-4 Hardware Divider for ASIC's in: Norchip 2002, Nov 2002, Copenhagen DeVora, A., Ley, M., Ofner, E. and H. Grünbacher, H. 2002
    TTA-C2 a SINGLE CHIP COMMUNICATION CONTROLLER for the TIME-TRIGGERED-PROTOCOL in: IEEE Computer Society (Hrsg.), IEEE ICCD, International Conference on Computer Design, 16-18 Sep 2002, Freiburg/Germany, S. 450-453, IEEE Computer Society Press Ley, M., Grünbacher, H. 2002
    TTA-C2 / AS8202 A COMMUNICATION CONTROLLER for the TIME TRIGGERED ARCHITECTURE in: ESSCIRC 2001, 18-20 Sep 2001, Villach Ley, M., Grünbacher, H. 2001
    Matlab Toolbox for VLSI-Design of Bit-serial FIR Filters in: Austrochip 2001, Oct 2001, Vienna Ofner, E., Castelli, M., Ley, M., Pester A. and Grünbacher H. 2001
    TTA-C2, A SINGLE CHIP COMMUNICATION INTERFACE FOR TIME-TRIGGERED REAL-TIME SYSTEMS in: Austrochip 1999, Oct 1999, Villach Ley, M., Grünbacher, H. 1999

    sonstige Publikationen
    Titel Autor Jahr
    Patent (US 4904955) Circuit for generating two closely adjacent frequencies Ley, M. 1990

    Artikel in Zeitschriften
    Titel Autor Jahr
    Multirate filter design and implementation for mixed-signal ICs e&i Elektrotechnik und Informationstechnik, 132(6):262-268 Erwin Ofner , Vincent C. Zhang, Manfred Ley 2015

    Konferenzbeiträge
    Titel Autor Jahr
    Concept and Implementation of a Low-Cost and Accurate Jitter Measurement Equipment for Magnetic Speed Sensors in: Austrochip 2014, Oct 2014, Graz, S. 17-22, IEEE Pluch Kevin, Ley M. 2014

    Konferenzbeiträge
    Titel Autor Jahr
    Rapid Prototyping FPGA Environment for Mixed Signal Design with Built-In Web-Interface in: IAENG (Hrsg.), IAENG International MultiConference of Engineers and Computer Scientists 2013, 12-15 Mar 2013, Hong Kong, S. 631-636 Ley, M., Scharfer, D.,Zupanc, S. 2013

    Konferenzbeiträge
    Titel Autor Jahr
    Digital Decimation Filter for 2.5 GHz Operation in Mobile Communication Systems in: FH Campus Wien (Hrsg.), 5. Forschungsforum der österreichischen Fachhochschulen 2011, 27-28 Apr 2011, FH Campus Wien, S. 240-243 Ley M., Melnychenko O. 2011
    Low-Power Decimation Filter for 2.5 GHz Operation in Standard-Cell Implementation in: IAENG (Hrsg.), IAENG International MultiConference of Engineers and Computer Scientists 2011, 13-16 Mar 2011, Hong Kong, S. 933-937 Ley, M., Melnychenko, O. 2011
    A 2.5 GHz CMOS Standard-Cell Decimation Filter for Mobile Communication in: MIPRO (Hrsg.), 34th International convention on Information and Communication Technology, Electronics and Microelectronics, 23-27 May 2011, Opatija, S. 124-129 Ley, M., Melnychenko, O. 2011

    Artikel in Zeitschriften
    Titel Autor Jahr
    Decrease of power consumption in digital non-recursive filters using unsigned arithmetic SCIENTIFIC AND TECHNICAL JOURNAL ELECTROTECHNIC AND COMPUTER SYSTEMS, 77(01):131-135 Kopytchuk M. B., Ley M., Melnychenko O. Iu. 2010

    Artikel in Zeitschriften
    Titel Autor Jahr
    VLSI COMMUNICATION INTERFACE FOR TIME-TRIGGERED REAL-TIME SYSTEMS e&i Elektrotechnik und Informationstechnik, (7/8-2002), S. 223-227 Ley, M., Grünbacher, H. 2002

    Konferenzbeiträge
    Titel Autor Jahr
    Low-Power High-Speed Decimation Filter in 65 nm CMOS in: TU Graz (Hrsg.), Austrochip 2009, Oct 2009, Graz, S. 75-79 Melnychenko, O., Zaiets, S., Ley, M. 2009
    USB Audio Streaming System with FPGA, an Example of Project-Based Education in Microelectronics in: MIPRO 2007, 21-25 May 2007, Opatjia, S. 170-174 Ley, M., Klatzer, G., Nussbaumer, M. 2007
    High-Level Hardware Synthesis of Multi-Rate Filters in: Austrochip 2004, Oct 2004, Villach Castelli, M., Hradetzky, A., Ley, M. and Ofner, E. 2004
    A High Speed Radix-4 Hardware Divider for ASIC's in: GSPx 2004 Technical Conference, 2004, Orlando Florida De Vora, A., Ley, M., Carinthia Tech Institute, Grünbacher, H. 2004
    A HIGH-SPEED RADIX-4 HARDWARE DIVIDER FOR ASIC's in: ÖVE (Hrsg.), Informationstagung Mikroelektronik 2003, 01-02 Oct 2003, Wien, S. 163-168, ÖVE DeVora, A., Ley, M., Ofner, E. and H. Grünbacher, H. 2003
    Distributed Embedded Safety Critical Real-Time Systems, Design and Verification Aspects on the Example of the Time Triggered Architecture in: 39th International Conference on Microelektronics, Devices and Materials MIDEM03, 2003, Slovenia Ley M., Madritsch C. 2003
    Distributed Embedded Safety Critical Real-Time Systems, Design and Verification Aspects on the Example of the Time Triggered Architecture in: MIDEM 2003, 01-03 Oct 2003, Ptuj/Slovenia, S. 51-62 Ley, M., Madritsch, C. 2003
    A High Speed Radix-4 Hardware Divider for ASIC's in: Norchip 2002, Nov 2002, Copenhagen DeVora, A., Ley, M., Ofner, E. and H. Grünbacher, H. 2002
    TTA-C2 a SINGLE CHIP COMMUNICATION CONTROLLER for the TIME-TRIGGERED-PROTOCOL in: IEEE Computer Society (Hrsg.), IEEE ICCD, International Conference on Computer Design, 16-18 Sep 2002, Freiburg/Germany, S. 450-453, IEEE Computer Society Press Ley, M., Grünbacher, H. 2002
    TTA-C2 / AS8202 A COMMUNICATION CONTROLLER for the TIME TRIGGERED ARCHITECTURE in: ESSCIRC 2001, 18-20 Sep 2001, Villach Ley, M., Grünbacher, H. 2001
    Matlab Toolbox for VLSI-Design of Bit-serial FIR Filters in: Austrochip 2001, Oct 2001, Vienna Ofner, E., Castelli, M., Ley, M., Pester A. and Grünbacher H. 2001
    TTA-C2, A SINGLE CHIP COMMUNICATION INTERFACE FOR TIME-TRIGGERED REAL-TIME SYSTEMS in: Austrochip 1999, Oct 1999, Villach Ley, M., Grünbacher, H. 1999

    sonstige Publikationen
    Titel Autor Jahr
    Patent (US 4904955) Circuit for generating two closely adjacent frequencies Ley, M. 1990

    Verwenden Sie für externe Referenzen auf das Profil von Manfred Ley folgenden Link: www.fh-kaernten.at/mitarbeiter/?person=m.ley
    Top